Sistema de transferencia de datos en el instrumento TilePPr del proyecto TileCal
Mostra el registre complet de l'element
Visualització
(9.898Mb)
|
|
|
|
|
|
Flores Pérez, Daniel Alejandro
Jordán Martínez, José (dir.);
Valero Biot, Alberto (dir.)
Màster en Enginyeria Electrònica
|
|
Aquest document és un/a treball fi de màster, creat/da en: 2017
|
|
The project arises from the implementation of the new FELIX data reading system, which takes advantage of the Gigabit Transceivers incorporated in the FPGA XC7VX485T and XC7VX690T from the manufacturer Xilinx. These transceivers are used to establish fiber optic data links between the TileCal Pre-processor FPGA or TilePPr (XC7VX485T) and the electronic board that is connected by PCIe to the local server (XC7VX690T), so the work consists of to achieve the following objectives: a) Launch the data transfer interface on the FPGA XC7VX485T of the Pre-processor or TilePPr so that it is compatible with the new system "Exchange link at the front limit" or FELIX (Front-End Link eXchange). b) Provide the necessary tools (hardware programming and software applications) for the verification of the integral communication of the FELIX system before and after adding the integrator functionalities. c) Program in the TilePPr XC7VX485T FPGA a data transfer system from the TileCal Hadronic Tile Calorimeter integrator (CERN ATLAS Hadronic Tile Calorimeter) that will be forwarded through the FELIX system. d) Design, assemble and program the components of a serial data transfer system to evaluate the connection between the FPGA XC7K325T of the FE-I4 to the FPGA XC7VX485T of the TilePPr through the FMC interface so that it is compatible with the FELIX system.El proyecto surge de la implementación del nuevo sistema de lectura de datos FELIX, que aprovecha los Transceptores Gigabit incorporados en las FPGA XC7VX485T y XC7VX690T del fabricante Xilinx. Estos transceptores se usan para establecer enlaces de datos a través de fibra óptica entre la FPGA del Pre-procesador del TileCal o TilePPr (XC7VX485T) y la placa electrónica que está conectada por PCIe al servidor local (XC7VX690T), por lo que el trabajo consiste en alcanzar los siguientes objetivos: a) Poner en marcha en la FPGA XC7VX485T del Pre-procesador o TilePPr la interfaz de transferencia de datos para que sea compatible con el nuevo sistema “Enlace de intercambio en el límite frontal” o FELIX (Front- End Link eXchange). b) Brindar las herramientas necesarias (programación hardware y aplicaciones software) para la verificación de la comunicación integral del sistema FELIX antes y después de agregar las funcionalidades del integrador. c) Programar en la FPGA XC7VX485T del TilePPr un sistema de transferencia de datos provenientes del integrador del Calorímetro de Baldosas Hadrónico TileCal (CERN ATLAS Hadronic Tile Calorimeter) que se reenviarán a través del sistema FELIX. d) Diseñar, ensamblar y programar los componentes de un sistema de transferencia de datos serial para evaluar la conexión entre la FPGA XC7K325T del FE-I4 a la FPGA XC7VX485T del TilePPr mediante la interfaz FMC de forma que sea compatible con el sistema FELIX.
|
|
Veure al catàleg Trobes
|
Aquest element apareix en la col·lecció o col·leccions següent(s)
Mostra el registre complet de l'element